Freescale Semiconductor, Inc.
MC145574 LIST OF TABLES
Table 3–1.
Table 3–2.
Table 4–1.
Table 6–1.
Table 6–2.
Table 6–3.
Table 6–4.
Table 6–5.
Table 6–6.
Table 6–7.
Table 6–8.
Table 6–9.
Table 8–1.
Table 8–2.
Table 8–3.
Table 9–1.
Table 9–2.
Table 9–3.
Table 9–4.
Table 9–5.
Table 9–6.
Table 10–1.
Table 10–2.
Table 10–3.
Table 10–4.
Table 11–1.
Table 11–2.
Table 11–3.
Table 12–1.
Table 12–2.
Table 12–3.
Table 13–1.
Table 13–2.
NT Mode Transmission States . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TE Mode Transmission States . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
IDL2 Clock Speeds . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
CLK1, CLK0 GCI Clock Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
GCI Timeslot Assignment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
M2, M1, and M0 Pins in GCI NT Master Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
M2, M1, and M0 Pins in GCI TE Master Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Monitor Channel Commands . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Monitor Channel Response Messages . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Monitor Channel Status Indication Messages . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
C/I Channel Commands and Indications . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
GCI C/I Codes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SCP Nibble Register Map for NT Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SCP Nibble Register Map for TE Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Nibble Register Initialization After Any Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Byte Register Map for NT Mode of Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Byte Register Map for TE Mode of Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Byte Register Initialization After Any Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
IDL2 Clock Speed Codes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
BR11(5), BR11(4) Rx INFO State Codes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
BR11(3), BR11(2) Tx INFO State Codes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Overlay Register Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Overlay Register Initialization After Any Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
S(2:0) GCI Timeslot Assignment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
S(2:0) GCI Timeslot Assignment . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Channel SCP Bit Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
D Channel Operation Pin Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MC145574 Class Operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
S Channel Data Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Multiframe Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
TE Multiframe Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin Operations . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Pin Operations for Master and Slave Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3–1
3–1
4–2
6–4
6–5
6–6
6–7
6–10
6–10
6–10
6–13
6–13
8–1
8–1
8–2
9–1
9–2
9–2
9–8
9–11
9–11
10–1
10–2
10–3
10–4
11–1
11–1
11–2
12–2
12–2
12–3
13–2
13–4
MOTOROLA
For More InforMmCa1t4io55n7O4 n This Product,
Go to: www.freescale.com
Contents–ix